ความรู้เกี่ยวกับดิจิตอล Datasheets ic 7404,7408,7432 โปรแกรมจำลองการต่อวงจร Proteus รวมข่าวสาร เกี่ยวกับดิจิตอล iphon,ipad,aplication อื่น ๆ
วันพฤหัสบดีที่ 16 ตุลาคม พ.ศ. 2557
Synchronous Counter (Parallel Counter)
วงจรนับแบบไม่เข้าจังหวะ (Asynchronous Counter) ที่ได้ศึกษามาแล้วนั้นใช้ได้ดีกับความถี่ต่ำๆ เนื่องจากปัญหาความล่าช้าของสัญญาณเอาท์พุตหรือเกิดเวลาหน่วงในการส่งข้อมูลจากอินพุตไปยังเอาท์พุต ของฟลิปฟลอปแต่ละตัว (Propagation deley) ถ้าผลรวมของเวลาที่หน่วงของฟลิปฟลอปทุกตัวค่าน้อยกว่าเวลาที่เกิดสัญญาณคล็อก (Clk) ในหนึ่งลูกคลื่น ก็จะไม่เกิดปัญหาในการนับ จากตัวอย่างเวลาการเกิดหนึ่งลูกคลื่นของสัญญาณคล็อก คือ 1000 ns ฟลิปฟลอปแต่ละตัวมี เวลาหน่วง (Propagation deley) 50 ns ใช้ฟลิปฟลอป 3 ตัว เวลาหน่วงรวม 150 ns ตรงสัญญาณคล็อกลูกที่ 4 จะเห็นว่าเอาท์พุตของฟลิปฟลอปจะเปลี่ยนสถานะได้พอดีและถูกต้องแต่ถ้าความถี่คล็อกสูงขึ้น เวลาที่เกิดหนึ่งลูกคลื่นจะสั้นลง เช่น จากตัวอย่าง 1000 ns เปลี่ยนเป็น 120 ns จะทำสถานะเอาท์พุตของฟลิปฟลอป จะไปเปลี่ยนตรงสัญญาณคล็อกลูกที่ 5 นั่นแสดงว่าวงจรทำงานผิดพลาดสำหรับการทำงานของวงจรนับที่ความถี่สูงๆ จำเป็นที่จะต้องให้ฟลิปฟลอปได้รับสัญญาณกระตุ้นไปพร้อมๆ กันเพื่อหลีกเลี่ยงปัญหาที่เกิดจากการหน่วงเวลาของฟลิปฟลอป วงจรนับชนิดนี้เรียกว่า วงจรนับแบบเข้าจังหวะ (Synchronous Counter)

สมัครสมาชิก:
บทความ (Atom)